
가천대 반도체특성화 사업단은 지난 27일 가천대 반도체교육원에서 진행된 'My Chip 설계 및 제작 워크숍'을 성황리에 개최했다고 밝혔다. 반도체 설계 및 제작에 대한 열정을 가진 학계 교수, 대학원생, 국책연구소 전문가들 등이 참석해 좋은 의견을 공유했다.
이번 워크숍은 학부 학생들이 500nm(0.5㎛) CMOS 공정을 기반으로 직접 반도체 설계하고 실제 칩으로 제작(MPW 방식)하고 패키징까지 해 볼 수 있으며, 설계-제작-측정-분석 전 과정을 경험함으로써 실전형 반도체 설계 역량을 갖추도록 지원하는 것이 목적이며, 이를 확대하고 활성화하기 위한 방안으로 마련됐다.
이 행사에서는 △소자응용 사례, 측정기법(고려대 김태규 교수) △디지털회로 응용 사례(ETRI 국일호 박사) △아날로그 응용 설계(서울과기대 남재원 교수) 등을 발표했고, 많은 참석자로부터 호응받았다.
이 워크숍에서 가장 큰 성과는 첫째, 반도체 설계뿐만 아니라 반도체 소자 분야에서도 마이칩 활용이 가능하다는 점과 실제 반도체 동아리 활동에서 팀별로 과제수행에 활용하면 매우 효과가 높다는 점이었다. 둘째, 내 칩(My Chip) 프로그램을 교과과정에 적용할 수있다는 점이었다. 많은 대학이 내 칩 설계 및 제작에 직접 참여하는 것에 대해 어려움을 느끼고 있었지만, 이를 불식하는 계기가 될 것으로 생각된다.
워크숍을 주관한 김용석 가천대 반도체교육원장과 노태문 ETRI 박사는 “이러한 내 칩 실습형 프로그램이 반도체 실무교육의 중요한 역할을 할 것이고 결국 기업이 원하는 인재 양성 지름길이며 학생취업에도 실질적인 도움이 될 것”이며 “이번 워크숍 성과를 더욱 확산하여 많은 대학의 필수 교육 프로그램으로 정착할 수 있도록 노력할 것”이라고 말했다.
김현민 기자 minkim@etnews.com